文章编号:1671-4598(2024)02-0309-08 DOI:10.16526/j. cnki.11-4762/tp.2024.02.044 中图分类号:TN957 文献标识码:A

# X 频段八波束接收组件的设计与实现

#### 李佳津、王鹏毅、王 新

(中国电子科技集团公司 第54 研究所,石家庄 050081)

摘要:针对 X 频段多波束有源相控阵系统的高集成、小型化、多波束等需求,设计了一款高集成、小型化的瓦片式八波束接 收组件,该组件基于多层印制板技术,纵向实现了众多有源器件以及八套波束合路网络高密度布局,实现了组件的高集成化;针 对组件的八波束合成需求,基于 Wilkinson 功分器的形式设计了一款小型化的高效合路网络,在7.5~9 GHz 范围内,其插入损 耗小于 13 dB, 端口间隔离度小于一20 dB, 输出驻波比小于 1.2, 通道间幅相一致性良好; 为降低组件内部信号的传输损耗, 对 组件内部的垂直互联结构进行了建模分析,得到不同结构参数对其传输性能的影响,通过优化结构参数的方法实现信号的低损耗 传输;在此基础上对组件进行了加工实现,经测试,在7.5~9 GHz范围内,组件输出通道增益大于18 dB,输出驻波比小于 1.5, 通道间相位一致性小于±5°, 尺寸仅有 80 mm × 80 mm × 7.66 mm。

关键词:高集成;八波束;多层印制板;接收组件;低损耗传输

## **Design and Implementation of X-band Eight-beam Receiving Module**

#### LI Jiajin, WANG Pengyi, WANG Xin

(The 54th Research Institute, Chinese Electronics Technology Group Corporation, Shijiazhuang 050081, China)

Abstract: Aiming at the requirements of high integration, miniaturization and multi-beam of X-band multi-beam active phased array system, a highly integrated and miniaturized tile-type eight-beam receiving component is designed. The component is based on multi-layer printed circuit board technology, which realizes the high-density layout of many active devices and eight sets of beam combined network vertically and the high integration of the component. Aiming at the eight-beam synthesis requirement of the module, a miniaturized broadband combining network based on the Wilkinson power divider is designed. With the range of 7.  $5 \sim 9$  GHz, the insertion loss, isolation between ports, and standing wave ratio are less than 1 dB, -20 dB, and 1. 2, respectively. It has a good amplitude and phase consistency between channels. To reduce the transmission loss of the signal inside the component, the vertical interconnection structure inside the component is modeled and analyzed, which obtains the influence of different structural parameters on its transmission performance. The structural parameters are optimized to achieve the low loss transmission of the signal. On this basis, the module is fabricated and tested. With the range of 7.5  $\sim$  9 GHz, the output channel gain is greater than 18 dB, the output standing wave ratio and phase consistency between channels of the module are less than 1.5 and  $\pm 5^{\circ}$ , respectively, and the size is only 80 mm×80 mm×7.66 mm.

Keywords: high integration; eight beams; multilayer printed circuit board; receiving component; low loss transmission

#### 0 引言

近年来,低轨卫星数量逐渐增多且有向大规模星座发 展的趋势,负责卫星测控设备需求量越来越大。多波束有 源相控阵系统可对多个目标同时进行跟踪并接收信号,具 备一站多星管理能力,可以很好地解决星座发展地面管理 方面的瓶颈。接收组件作为有源相控阵系统的关键组成部 分之一,具有对各个通道进行信号放大,相位调节以及波 束合成等功能,其体积、重量、成本以及功耗等指标直接 决定整个相控阵系统的性能<sup>[1]</sup>。在多波束有源相控阵系统 中,每一个天线单元中均需要射频接收组件,在有限空间 内同时形成多个波束,组件内部合路网络复杂,含有众多

分立器件实现高集成难度大、成本高;此外组件内部信号 的传输效率对整个相控阵系统有很大的影响。因此研究和 设计集成度更高、体积更小、性能更优的接收组件具有重 要意义。

随着高密度微组装工艺的发展,电路布局形式由传统 的二维平面布局向三维立体高密度布局发展,接收组件形 式也逐渐由体积较大、集成度较低的砖块式向体积较小、 集成度较高的瓦片式组件发展。目前高密度微组装技术主 要有微波多层印制电路(PCB)技术、低温共烧陶瓷 (LTCC) 技术、高温共烧陶瓷(HTCC) 技术共3种。其中 LTCC 技术是以低温烧结的陶瓷材料为基板进行三维叠构,

引用格式:李佳津,王鹏毅,王 新.X 频段八波束接收组件的设计与实现[J].计算机测量与控制,2024,32(2):309-316,324.

收稿日期:2023-10-30; 修回日期:2023-11-08。

作者简介:李佳津(1998-),男,硕士。

通讯作者:王 新(1989-),男,博士,高级工程师。

这种材料高频传输性能好且烧结厚度小,用于组件设计中 可以提升其集成度<sup>[2-4]</sup>,但由于陶瓷基板材料机械强度差以 及散热能力差,采用这种基板进行设计时其叠层数量受到 限制,不适用于较多层数的组件设计;HTCC则是高温烧 结的陶瓷材料,相较于LTCC,这种材料具有较高的热导 率,散热性能更好,且同样具有多层布线能力<sup>[5-7]</sup>,但同时 这种材料导电性能较差,金属经过高温烧结后会使得导电 性能下降;最后一种则是多层印制板 (PCB)技术,这种技 术以印制板为基板进行三维的叠构,具有低损耗、优良的 高频特性以及低膨胀系数等优点<sup>[8-10]</sup>,相较于LTCC和 HTCC材料加工难度较小且成本较低,因此基于多层印制 板技术对组件进行设计可以满足其高集成度与低成本需求。

在组件设计中, 波束合路网络作为接收组件的关键组 成部分,将各个天线单元对应通道的输出信号分别进行合 成,最终形成多个波束,当组件工作在高频段时,天线布 阵间距小,在有限空间内实现多套合路网络存在较大难度。 此外,合路网络的通道间隔离度以及相位一致性、插入损 耗等指标对接收组件的整体性能有较大的影响,因此高效 率的小型化合路网络也是组件设计中的一个难点。合路网 络由若干个功分器级联而成,常用的功分器主要有 T 型功 分器、Wilkinson 功分器以及 Gysel 功分器等, T 型功分器 是最早应用的功分器形式,其结构简单,设计难度小,但 其输出端口间隔离度较小不能够满足组件设计要求。Wilkinson 功分器<sup>[11]</sup>相对于传统 T 型功分器,在两个输出端口 间存在隔离电阻从而保证了输出端口间的隔离度且结构相 对简单,能够保持端口间良好的隔离度<sup>[12-14]</sup>,而 Gysel 功分 器相对于 Wilkinson 功分器结构较为复杂,体积更大,且传 输损耗较大<sup>[15]</sup>,不适用于小型化应用。因此,基于 Wilkinson 功分器对合路网络进行设计可以满足其小型化以及高效 传输信号等需求。

使用多层印制板技术可以实现组件的三维 分层布局,有效地减小其尺寸提高组件整体的 集成度,但在多层印制板上实现层间低损耗垂 直互联也是一个需要解决的大问题。目前多层 板间的垂直互联结构主要有以下几种:第一种 则是耦合形式的垂直互联结构,通过电磁耦合 来进行层间的信号传输[16-17],这种基于耦合形 式的垂直互联结构在高频段使用受限,且回波 损耗较大,在工作带宽内回波损耗大,且在信 号传输过程中易受到其他无源结构影响,致使 传输效果不理想。第二种则是通过圆柱形的同 轴孔来进行不同层之间的信号传输<sup>[18-21]</sup>,这种 垂直互联结构应用较广,传输损耗小于耦合形 式的垂直互联结构,且实际加工中也常采用这 种结构作为多层板不同层间的信号传输结构, 但在高频段同轴孔与传输线之间存在不连续性 且同轴孔会存在较为严重的寄生参数,因此需 要对其进行精确的建模分析,来降低结构的传 输损耗。

本文以 X 频段八波束接收组件为研究对象,基于多层 印制板技术实现了有源器件以及多套波束合路网络的高密 度布局,提升了组件的集成度,基于 Wilkinson 功分器形式 设计了高效小型化的合路网络,并对组件内部的垂直互联 结构进行了建模分析,通过优化结构参数的方法降低组件 内部信号传输损耗。在此基础上对组件进行了加工测试, 结果表明,在 7.5~9 GHz 频率范围内组件增益大于 18 dB, 输出驻波比小于 1.5,通道间相位一致性小于±5°,满足多 波束有源相控阵系统的工作需求。

#### 1 接收组件方案设计

X 频段八波束接收组件组成原理如图 1 所示, 组件主 要由低噪声放大器、八通道幅相控制芯片、八波束合路网 络及放大器等构成。组件对来自16个双圆极化天线单元的 双圆极化接收信号首先进行低噪声放大,放大后的信号再 分别送入16个八通道幅相控制芯片,每个八通道幅相控制 芯片集成了两套一分八功率分配网络以及8个极化选择开 关、8个衰减器和移相器。左旋圆极化与右旋圆极化信号进 入八通道幅相控制芯片后,分别进入两套一分八功率分配 网络,分配网络输出的信号再经过极化选择开关,以实现 对任意极化信号的选择,8个极化选择开关的信号再分别经 过衰减器与移相器对信号进行幅度与相位控制,然后由八 道幅相控制芯片8个输出端口输出,再分别进入8套波束合 成网络完成八波束信号的合成,合成后的信号再经过放大 送入下一级电路,考虑到组件工作时温度变化对放大器的 影响,组件又在放大器后增加了一级温补衰减器,为其提 供一定增益补偿。此外,组件的电源控制单元通过电平转 换、稳压的方式,给组件的有源器件提供稳定的电

平;逻辑控制单元通过输入不同的控制信号,控制组件中的有源芯片工作在固定的工作模式。



投稿网址:www.jsjclykz.com



图 2 接收组件链路指标分配

X 频段八波束接收组件设计工作频率为 7.5~9 GHz, 设计要求通道增益大于 17 dB,噪声系数小于 1.8 dB,通道 间增益小于±5°,输出驻波比小于 1.5,组件链路指标分配 如图 2 所示。

根据噪声系数<sup>[4]</sup>计算公式:

$$NF = NF_{1} + \frac{NF_{2} - 1}{G_{1}} + \dots + \frac{NF_{n} - 1}{G_{1} G_{2} \cdots G_{n-1}}$$
(1)

通过式(11)可计算出接收链路噪声系数为 1.7 dB, 增益为17.8 dB,满足系统指标设计要求。

2 组件设计与实现

#### 2.1 高密度叠层设计

为提升 X 频段八波束接收组件集成度,降低组件剖面, 组件基于多层印制板技术进行设计,纵向实现低噪声放大器、八通道幅相控制芯片、放大器等有源器件以及 8 套路 波束合成网络的高密度布局,并通过控制不同层间所用印 制板的板材厚度来降低组件剖面,进一步降低组件的尺寸。

组件三维叠层结构如图 3 所示,组件的叠层结构共 44 层,不同层间通过垂直互联结构进行信号的传输,印制板 采用 TSM-DS3 板材 (介电常数  $D_{k} = 3$ ,损耗角  $D_{f} =$ 0.001 1),SIG1 层为组件顶层,用于放置 16 组低噪声放大 器与八通道幅相控制芯片,所用板材厚度为 0.13 mm。 SIG2、SIG3、SIG12-17 层为芯片电源以及逻辑控制电路走 线层,其主要为 SIG1 层的有源芯片提供工作所需电平以及 控制信号,所用板材厚度均为 0.13 mm。

SIG4-SIG11 为八波束合成网络层,通过分层设计将 8 套合路网络分别放置于 8 层印制板上,且每层走线形式均 采用带状线形式,使得每个合路网络上下均有两个地层, 保证了不同合路网络之间不会存在串扰,且分层布局可以 使得 8 个波束网络可以采用相同的布局结构,降低了多套 合路网络设计的复杂度,每个合成网络的输入信号由 SIG1 层八通道幅相控制芯片输出后经垂直互联结构分别输入至 8 套合路网络进行波束合成,合路输出信号再经垂直互联结 构输出至组件底层 SIG18,合路网络层所用印制板的厚度均 为 0.25 mm。

底层 SIG18 层放置有低噪声放大器以及电源、逻辑信号控制单元,低噪声放大器对于来自合路网络的信号进行放大,电源以及逻辑信号控制单元为组件的有源芯片提供工作所需的电源以及控制信号。

#### 2.2 合路网络设计

基于多层印制板技术的八波束接收组件的8套合路网 络分别位于组件的不同层,每套和路网络结构基本一致,



图 3 八波束接收组件叠层结构

且所有合路网络的电磁环境基本相同,在实际仿真过程中 可以只对一层合路网络进行仿真,然后添加垂直互联结构, 建立完整模型对印制板整体进行仿真验证。本组件中的合 路网络针对来自16个天线单元的射频信号进行合路并输 出,其整体结构为由多个一分二功分器经过四级级联而成 十六合一的合路器。基于组件的小型化设计以及高隔离度、 低传输损耗等指标需求,合路网络基于尺寸更小、结构简 单、端口间隔离度更好的Wilkinson功分器形式进行设计。

一分二 Wilkinson 功分器电路结构如图 4(a)所示,其 主要由四分之一波长传输线以及一个隔离电阻构成。通过 奇偶模理论对其进行分析,如图 4(b)所示将功分器 port1 端口的源阻抗 Z。等效于两个阻值为 2Z。的阻抗并联得到, 当 port2 与 port3 端口施加偶模激励时,在两个端口施加大 小相同方向相同的电压,此时电阻 R 两端电压相同,电阻 R 相当于断路,则功分器的偶模电路如图 4(c)所示,此 时偶模电路等效于一个源端阻抗为 2Z。负载阻抗为 Z。的单 节传输线匹配电路,传输线长度为四分之一波长,当功分 器正常工作时 port2 端口与源端口 port1 阻抗匹配,根据四 分之一波长传输线的阻抗特性<sup>[14]</sup>可知传输线阻抗:



图 4 Wilkinson 功分器

同理,对功分器施加奇模激励,等效于 port2 与 port3 两个端口被施加方向相反,大小相同的两个电压,如图 4 (d)所示,此时电流由 port2 端口流向 port3 端口,电阻 *R* 可等效为两个*R*/2 的电阻串联,两个电阻之间等效于接地。 此时源端阻抗 2*Z*。被短路,经过四分之一波长传输线后相 当于开路,因此电流只流过隔离电阻 *R*,当 port2 端口处阻 抗匹配时,由图 4 (c)可得:

$$\frac{R}{2} = Z_0 \tag{3}$$

根据此式便可得到 Wilkinson 功分器中隔离电阻 R 的阻 值。经过上述推导即可得到一分二 Wilkinson 功分器的所有 电参数。

根据上述分析步骤可以得出,通过奇偶模分析的方法 可以把Wilkinson功分器的设计问题转化为求解阻抗匹配的 问题。因此基于上述分析方法,设计了一款工作中心频点 为 8.3 GHz 的带状线一分二功分器,其端口阻抗均为 50 Ohm,根据式(2)计算可得四分之一波长传输线阻抗为 70.7 Ohm,根据式(3)计算可得隔离电阻阻值为 100 Ohm,带状线功分器基于TSM-DS3 印制板材进行设 计,板材厚度为 0.25 mm。对其进行仿真设计,其设计结 果如图 5 所示。



观察仿真结果,所设计的一分二功分器在 7.5~9 GHz 内回波损耗以及端口间隔离度均小于-20 dB,插入损耗小 于 0.2 dB 左右,满足组件设计要求。 本文所设计的合路网络需要对 16 个输入端口的信号进 行合成,因此在上述一分二功分器基础上需对其进行级联 组成十六合一的合路网络,级联时需要保证合路网络结构 的对称性来保证各个输入端口的幅度相位一致性,但同时 合路网络各个输入端口位置由组件表面贴装的有源器件位 置确定,因此合路网络的设计也需要综合考虑组件表面有 源器件布局。以单个合路网络为例,其设计如图 6 所示, 组件顶层的 16 个八通道幅相控制芯片输出的信号通过垂直 互联结构分别进入 8 套合路网络,单个合路网络的布局整 体上保持了对称结构,在输入端口处受限于器件布局,其 结构并不能做到完全对称,为了保证各个输入端口处的相 位一致性需要对输入端口处的不对称结构进行仿真优化, 其优化结果如图 6 所示,根据图 6 (c),两条不对称传输路 径的相位之差在 7.5~9 GHz 范围内保持在 0.6°以下,幅度 之差保持在 0.005 dB 以内,幅度相位一致性良好。



接下来对合路网络进行仿真,其结果如图7所示,根据7(a),在7.5~9GHz范围内合路网络各通道的插入损耗小于13dB,其各通道间幅度之差保持在0.2dB以内,幅度一致性良好;根据图7(b)其各通道相位曲线几乎重合,相位一致性良好;根据图7(c),在7.5~9GHz,各个端口驻波比小于1.2,传输性能良好;根据图7(d),不同通道间隔离度均保持在-20dB以下,通道间隔离度良好,满足设计要求。

#### 2.3 低损耗垂直互联结构设计

在多层印制板电路中,由于电路分布在不同层,因此 需要一种垂直互联结构将不同层间的电路相连接起来,以



图 7 十六合一合路网络仿真结果

实现层间的信号传输,垂直互联结构在层间进行信号传输 时会存在阻抗不连续以及寄生参数的问题,导致信号传输 损耗增加,因此实现层间信号的低损耗传输是垂直互联结 构设计中需要解决的问题。基于此需要对垂直互联结构建 立精确的模型进行分析,从而对其进行有效地优化设计, 实现层间信号的低损传输。

首先确定组件表层以及内层的传输线形式:微带线和 共面波导常用于印制板表层信号传输,共面波导结构如图 8(a)所示,其相对于微带线,其两侧存在两条地平面, 这种包含在导体和地之间的电场结构,减小了邻近传输线 之间的电场耦合,使得邻近传输线之间达到良好的隔离, 此外这种特殊结构的导体与地的空间占用率很小,更适合 应用于多层印制板电路中表层布线,由于其拥有相较于微 带线更好的信号隔离效果,所以在本组件设计中,表面传 输线形式采用共面波导形式。多层印制板的内部传输线形 式则多采用带状线,如图 8(b)所示带状线埋置于两层介 质板之间,上下两侧均是地平面,能够很好地将该层信号 与其他层间隔离开来,因此本组件内部走线形式采用带状 线,并在此基础上在带状线两侧加入接地通孔,可以防止 同层内带状线之间的信号串扰,以实现良好的层内信号 隔离。

本组件中用于层间信号传输的垂直互联结构基于同轴 孔的形式进行设计,因此,本文的垂直互联结构形式为共 面波导一同轴孔一带状线。其等效模型如图8(c)所示, 其主要由3部分构成,分别是同轴孔、与层间传输线连接 的焊盘结构,以及将过孔与地层或者电 源层隔离开的反焊盘结构,在此基础上 在过孔的周围加上一圈接地通孔,可以 有效减少过孔信号传输的辐射损耗,提 供信号回流路径,改善过孔传输信号的 质量。

基于同轴孔的垂直互联结构在信号 传输中存在两个问题:

 1)同轴孔在传输线上会表现为阻抗 不连续的断点,会使得传输的信号发生 反射,增大信号的传输损耗;

2)在高频段,同轴孔会与周围地层 之间存在严重的寄生参数效应,这些寄 生参数会使得过孔的传输性能受到影响。 因此同轴孔的设计不合理会使得信号传 输损耗增加,从而影响整个组件的工作 性能。接下来将对此结构进行建模分析, 其等效电路如图9所示。

首先对其传输阻抗的不连续性进行 分析,从上层共面波导过渡到下层带状 线时,垂直同轴孔可以等效为电感,其 电感值根据经验公式<sup>[22]</sup>可近似为:

 $\triangle L = 60 \, \frac{l_{\rm via}}{v} \Big( -\gamma + \ln \frac{2\lambda_0}{\pi \omega \sqrt{\varepsilon_r}} \Big) \tag{4}$ 

式中, $l_{via}$ 为垂直通孔的长度,v为自由空间的波速, $\gamma = 0.5772$ 为欧拉常数, $\omega$ 为传输线线宽度, $\lambda_0$ 为信号的波长,  $\varepsilon$ ,为传输线等效介电常数。这个电感与传输线原有的电感  $L_0$ 串联,导致在传输线与同轴孔在过渡段的总电感增加为:  $L = L_0 + \triangle L$  (5)

$$= L_0 + \triangle L$$
 (1)



根据传输线特性阻抗计算公式,过渡段传输线特性阻 抗变为:

$$Z = \sqrt{\frac{L}{C_0}} = \sqrt{\frac{L_0 + \triangle L}{C_0}} \tag{6}$$

而过渡段外传输线线的特性阻抗仍然是:

$$Z_0 = \sqrt{\frac{L_0}{C_0}} \tag{7}$$

其中: C<sub>0</sub>为传输线原有电容,为了减少反射降低驻波,使 得信号优良传输,保证阻抗匹配,需要在过渡端引入补偿 电容△C,使得过渡段阻抗变为:

$$Z = \sqrt{\frac{L_0 + \triangle L}{C_0 + \triangle C}} = Z_0 \tag{8}$$

根据式 (9),补偿电容△C经计算可表示为:

$$\Delta C = \frac{L_0 + \Delta L - Z_0^2 C_0}{Z_0^2}$$
(9)

在垂直互联结构中,同轴孔与周围接地孔形成同轴结构,在同轴孔正下端提供了所需补偿电容的焊盘结构,电感计算公式是近似的,因为附加电感的大小会随频率的变化而变化,所以补偿电容的大小也在变化中,因此需要采用电磁场仿真软件 HFSS 进行分析。

接下来对同轴孔的寄生参数进行分析,首先根据同轴 孔结构示意图可知过孔与周围底层之间存在着寄生电容 C<sub>s</sub>, 其可以近似估算为<sup>[20]</sup>:

$$C_s = \frac{1.41\varepsilon_r t R_{\rm pad}}{R_{\rm antipad} - R_{\rm pad}}$$
(10)

其中: ε<sub>r</sub> 为板材的介电常数, t 为板材厚度, R<sub>pad</sub>为焊 盘半径, R<sub>antipad</sub>为反焊盘半径。可以看到过孔的寄生电容主 要受焊盘半径以及反焊盘半径的影响。

综合式(9)和式(10)可得同轴孔的不同结构参数对 于其电参数均有不同的影响,如表1所示。

| 结构参数            | 变量               | 增加时对电容的<br>影响 | 增加时对电感的<br>影响 |
|-----------------|------------------|---------------|---------------|
| 过孔焊盘半径          | $R_{ m pad}$     | 增大            | 无较大影响         |
| 反焊盘半径           | $R_{ m antipad}$ | 减小            | 无较大影响         |
| 过孔与接地孔<br>之间的间距 | $R_{ m gnd}$     | 减小            | 无较大影响         |
| 过孔长度            | $l_{ m via}$     | 无较大影响         | 增大            |

|--|

根据表 1,在仿真设计中,可以根据过孔信号传输效 果,对其结构参数进行优化,从而对同轴孔的电感以及电 容参数大小进行平衡,降低信号传输损耗。

综上,针对同轴孔的阻抗不连续性以及寄生参数等问题,均可以采取优化焊盘尺寸等结构参数来减小其影响, 由于过孔半径以及长度需根据组件实际尺寸确定不能任意 变更,因此主要对焊盘半径、反焊盘半径以及过孔与接地 孔间距这3个结构参数来对其进行优化。根据组件叠层结 构,以表层(SIG1)八通道幅相控制芯片输出端口到第一 层波束合路网络(SIG4)输入端口的垂直互联结构和第一 层 波 束 合 路 网 络 的 输 出 端 口 (SIG4) 至 底 层 放 大 器 (SIG18) 输入端口的垂直互联结构为例进行优化仿真。

首先对表层(SIG1)八通道幅相控制芯片输出端口到 第一层波束合路网络(SIG4)输入端口的垂直互联结构进 行仿真, 根据图 3 所示的组件叠层结构由 SIG1 层至 SIG4 层的同轴孔共需穿越3层印制板、3层半固化片以及两个地 层,同轴孔长度为 0.906 mm,同轴孔半径定为 0.3 mm, 周围地孔半径定为 0.2 mm, 仿真结果如图 9 所示。根据图 9(a),同轴孔与地孔间距在1.4~1.8 mm范围内,当同轴 孔与地孔间距增大时,回波损耗曲线的谐振点也随之改变, 这是因为随着地孔与同轴孔距离的改变,其间的寄生电容 也随之改变,因此导致曲线谐振点发生变化,同时随着同 轴孔与地孔间距变大回波损耗也有一定增加,这是由于地 孔与同轴孔间距增大的同时导致地孔之间的间距也有一定 增大,对同轴孔信号的屏蔽作用有一定减小;观察图 9 (d) 可知随着地孔与同轴孔间距的增大其插入损耗变化并不是 很明显,但随着频率的增加,插入损耗明显有增大的趋势, 这是因为随着频率的增加过孔的寄生参数影响愈发明显, 传输损耗也逐渐变大。在同轴孔与地孔的间距为 1.8 mm 时,回波损耗的谐振点在中心频点 8.3 GHz 左右,回波损 耗小于-35 dB, 且插入损耗小于 0.1 dB 传输效果更好, 因 此同轴孔与地孔之间的间距设为 1.8 mm。

根据图 9 (b) 和图 9 (e),可以观察到反焊盘半径在 0.6~0.8 mm 范围内,随着反焊盘半径的增加回波损耗以 及插入损耗逐渐变小,且谐振点发生了变化,这是由于反 焊盘的增大使得同轴孔与周围地层之间的寄生电容发生了 改变,从而使得回波损耗谐振点发生了改变,且反焊盘过 小时会使得上下层之间的信号传输受阻,因此随着反焊盘 半径增加传输损耗逐渐变小;但同时在 0.8~1mm 范围内 随着反焊盘半径的增大,传输损耗又逐渐增加,这是由于 反焊盘尺寸过大使得表层传输线的信号失去了自身的地, 使得传输性能变差。在反焊盘半径为 0.8 mm 时,在中心频 点 8.3 GHz 处回波损耗最小,小于-35 dB,插入损耗小于 0.1 dB,传输损耗最小,因此反焊盘半径设为 0.8 mm。

根据图 9 (c)和图 9 (f),可以观察到同轴孔焊盘半径 在 0.3~0.4 mm 范围内,随着焊盘半径的增加回波损耗的 谐振点发生了改变,且回波损耗有一定程度的减小,且插 入损耗也逐渐减小,这是由于随着焊盘的增大,为过渡段 传输线提供了补偿电容,一定程度上减小过孔与传输线之 间的不连续性,改善了信号的传输效果,但同时在 0.4~ 0.7 mm 范围内,随着焊盘半径的增大回波损耗与插入损耗 又开始逐渐变大,这是因为焊盘继续增大时,补偿电容超 出了所需补偿值,且其与周围地层之间的寄生参数也逐渐 变大,从而增加了信号传输的损耗,使得传输效果变差; 在焊盘半径为 0.4 mm 时,在中心频点 8.3 GHz 处回波损 耗最小,小于-35 dB,插入损耗小于 0.1 dB,传输损耗最 小,因此焊盘半径设为 0.4 mm。

根据上述优化结果, SIG1 层至 SIG4 层的垂直互联结



图 10 SIG1-SIG4 垂直互联结构仿真结果

构优化后的设计参数如表 2 所示,最终优化后的过孔仿真 结果如图 10 所示,根据图 10 (b)可知过孔在工作频点 8.3 GHz处回波损耗小于-40 dB,插入损耗小于 0.1 dB, 传输性能良好,满足实际工作需求。

表 2 SIG1 层-SIG4 层垂直互联结构参数

| 结构参数             | 尺寸/mm |
|------------------|-------|
| $R_{ m gnd}$     | 1.8   |
| $R_{ m antipad}$ | 0.8   |
| $R_{ m pad}$     | 0.4   |
| $l_{ m via}$     | 0.906 |

接下来对第一套合路网络输出端口(SIG4)至组件底 层放大器输入端口(SIG18)的垂直互联结构进行优化设 计,由 SIG4 层至 SIG18 层过孔长度为 6.718 mm,同轴孔 半径为 0.3 mm,地孔半径为 0.2 mm,对其进行优化,优 化后结构参数如表 3 所示,其优化结果如图 11 所示。根据 图 11 过孔在工作频点 8.3 GHz 处回波损耗小于-50 dB, 插入损耗小于 0.2 dB,在 10 GHz 频率范围内传输回波损耗 小于-20 dB,插入损耗小于-0.2 dB,传输性能良好,满 足实际工作需求,但对比于前面所仿真的 SIG1 层-SIG4 层的垂直互联结构其传输性能变差,这是由于随着同轴孔 穿层的数量增多,其周围电磁环境愈发复杂,优化结构参数

| 结构参数             | 尺寸/mm |
|------------------|-------|
| $R_{ m gnd}$     | 1.1   |
| $R_{ m antipad}$ | 0.5   |
| $R_{ m pad}$     | 0.35  |
| $l_{ m via}$     | 6.718 |



图 11 SIG1-SIG4 垂直互联结构

只是相对平衡了垂直互联结构中寄生电容和电感的影响, 并不能完全消除,因此在多层板的设计中要尽量合理设计 电路的布局,尽量减少较长的垂直互联结构的使用。



#### 3 实物与测试

加工完成的接收组件体积为 80 mm×80 mm×7.66 mm, 工作频段为 7.5 ~ 9 GHz,组件共有 16 个接收模块,每个 模块含有低噪声放大器以及八通道幅相控制芯片,对来自 16 个双圆极化天线单元的射频信号进行接收,每个模块有





图 13 组件测试结果

两个输入端口分别接收左旋圆极化信号以及右旋圆极化信号,经过低噪声放大器与八通道幅相控制芯片后分8路输出,分别送入8套波束合路网络进行合成,合路完成的八波束信号分别从组件的八路输出。

对组件进行测试时,一路输出通道为一组,测试组件 16个接收模块的增益以及相位一致性等指标,以其中一路 输出通道为例其测试结果如图 13 所示,在 7.5~9 GHz 范 围内,组件增益大于 18 dB,各模块之间相位之差小于 5, 相位一致性良好,输出驻波比小于 1.5,具有良好的射频传 输特性,满足低损耗传输需求。

### 4 结束语

本文设计了 X 频段八波束接收组件,基于多层印制板 技术实现了组件上众多有源器件以及多套波束合成网络的 高密度布局,提升了组件的集成度。基于 Wilkinson 功分 器的形式设计了高效的小型化合路网络,并对组件内部的 垂直互联结构进行了精确的建模分析,得出了不同结构参 数对于信号传输的影响,通过优化结构参数的方法降低了 组件的传输损耗,最后对组件进行了加工测试,在7.5~ 9 GHz范围内,组件增益大于 18 dB,各模块之间相位之差 小于 5,相位一致性良好,输出驻波比小于 1.5,具有良 好的射频传输特性,满足低损耗传输需求,且组件尺寸仅 为 80 mm× 80 mm×7.66 mm,更加符合有源相控阵系统 的小型化需求。

#### 参考文献:

[1] 李拴涛,徐 辉,张晓阳. K 频段 64 元瓦片式接收组件设计 [J]. 现代雷达, 2023, 45 (3): 94-97.

- [2] 赵博韬. Ka 波段 LTCC 组件关键技术研究 [D]. 成都: 电子 科技大学, 2011: 6-11.
- [3] 曹 露. 基于 LTCC 的 C 波段小型化收发组件研制 [D]. 成都: 电子科技大学, 2022: 7-10.
- [4] 谭 承,喻忠军,朱志强,等.基于 LTCC 技术的 Ku 波段四通道 T/R 组件研制 [J].电子元件与材料,2020,39 (4): 62-67.
- [5] 韩世宏. 基于 HTCC 的射频微系统关键技术研究 [D]. 成都: 电子科技大学, 2022: 13-16.
- [6] 曹赞扬. 基于 SiP 组件的有源相控阵前端设计 [D]. 杭州: 浙 江大学, 2022: 21-23.
- [7] 李潇洒. 基于 SiP 的大功率 T/R 组件关键技术研究 [D]. 成都: 电子科技大学, 2022: 18-24.
- [8] 刘昊东. 基于三维集成的小型化 Ku 波段收发组件设计 [D]. 北京:中国电子科技集团公司电子科学研究院,2022:11 -14.
- [9] 唐 珩. 多通道下变频组件关键技术研究 [D]. 成都: 电子科 技大学, 2020: 1-3.
- [10] SAKALASM, SAKALAS P. Design of TR module components for ultra-wideband arrays up to Ka band and beyond
   [C] //2022 IEEE International Symposium on Phased Array Systems & Technology, Waltham, MA, USA, 2022; 01 04.
- [11] WILKINSON E J. An N-way hybrid power divider [J]. IRE Trans. Microw. Theory Tech., 1960, 8 (1): 116-118.
- [12] COHN S B. A class of broadband three-port TEM-mode hybrids [J]. IEEE Transactions on Microwave Theory and Techniques, 1968, 16 (2): 110-116.