基于eMMC阵列的高速大容量数据的存储设计
DOI:
作者:
作者单位:

浙江工贸职业技术学院

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    为实现对某飞行设备进行模拟飞行测试,需要对大量的飞行仿真数据进行快速存储,因此提出一种基于eMMC(embeded MultiMedia Card)阵列的高速大容量数据的存储设计。设计选用FPGA(field programmable gate array)作为逻辑控制核心,通过控制其内部IP核GTX(Gigabit Transceiver)实现与外部设备的通讯,为匹配数据的传输速率,采用缓存模块对GTX模块输出的并行数据进行缓存,依据缓存大小来控制eMMC阵列控制器模块对eMMC阵列进行写入。系统上电后,GTX模块及eMMC阵列控制器模块自动进入初始化流程,上位机通过RS422接口发送启动命令给FPGA,当FPGA检测到各模块初始化完成标志后,通过RS422接口上传指令回应帧并启动数据的采集存储。数据存储完成后,为验证数据传输存储的正确性,上位机发送读取命令对数据进行回读。经验证,回读数据正确,无丢帧错帧的现象,数据传输稳定可靠,数据存储速率为2.4Gbps。系统设计正确,为模拟飞行测试提供了可靠的保障。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

叶聪相,章增优.基于eMMC阵列的高速大容量数据的存储设计计算机测量与控制[J].,2021,29(10):181-186.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2021-03-08
  • 最后修改日期:2021-04-01
  • 录用日期:2021-04-06
  • 在线发布日期: 2021-11-11
  • 出版日期: