基于FPGA的DDS信号发生器设计
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TP271+.5

基金项目:

博士基金项目(60907023);高校重点项目基金(15A520001)


Design of DDS Signal Generator Based on FPGA
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    在FPGA芯片实现的DDS信号发生器已有一定的应用范围,为获得较宽的频率输出范围,一般需要存储相当数量的波形离散值,占用大量的芯片逻辑资源。这篇文章研究在存储较少量的波形离散值的情况下,通过对系统时钟进行分频,减小输出频率最小值,同时提高在低频处的频率分辨率,通过设定频率控制字为存储离散值个数的约数,保证输出波形重构良好、频率失真度低,节约芯片资源。本设计方案可输出多种波形,其中方波占空比亦可调节,将幅度调节设计在模拟运放电路中,可对幅度进行连续调节。整体设计软件化、模块化,易于调整和扩展。经验证,本设计方案可行,达到预期效果,有一定的工程指导意义和实用价值。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

贺军义,蒋坚,李男男.基于FPGA的DDS信号发生器设计计算机测量与控制[J].,2017,25(2):58.

复制
相关视频

分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2016-08-15
  • 最后修改日期:2016-09-10
  • 录用日期:2016-09-12
  • 在线发布日期: 2017-03-08
  • 出版日期:
文章二维码