DDR2 SDRAM控制器接口的FPGA设计及实现
DOI:
CSTR:
作者:
作者单位:

中南林业科技大学 计算机与信息工程学院,中南林业科技大学 计算机与信息工程学院,中南林业科技大学 计算机与信息工程学院

作者简介:

通讯作者:

中图分类号:

TN47

基金项目:

湖南省教育厅一般科研项目(13C1162);湖南省教育厅优秀青年项目(2015B251);中南林业科技大学校级大学生创新项目


The Design and Implementation of DDR2SDRAM Controller Interface on FPGA
Author:
Affiliation:

Central South University of Forestry and Technology,Central South University of Forestry and Technology,Central South University of Forestry and Technology

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    DDR2 SDRAM是第二代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。DDR2芯片的控制较为复杂,为了解决DDR2芯片的驱动及功能验证问题,在介绍了其特点和工作机制的基础上,提出了一种简化的工作流程图,进而给出该控制器的总体设计、FPGA器件的引脚分配及验证方法。其中验证方法采用Verilog HDL硬件描述语言构建了DDR2控制器IP软核的测试平台,通过ModelSim软件对DDR2仿真模型测试无误后,再使用QuartusII软件的嵌入式逻辑分析仪工具SignalTap II抓取FPGA开发板实时信号。开发板上的验证结果表明:DDR2芯片初始化成功;其引脚上有稳定的读写数据;在双沿时钟频率200MHz下,写入数据和读出数据一致。故DDR2控制器设计达到要求,且控制器接口简单、工作稳定、移植性强。

    Abstract:

    DDR2 SDRAM, as the second generation dynamic random memory, is applied widely because of its large capacity, high speed and good compatibility. The poperties and working principles of DDR2 is introduced in the paper. Finally, the design of DDR2 controller is implemented on Cyclone IV FPGA by adopting DDR2 IP core, and it correction is verified by hardware test which compares read data with write data. The accuracy, better transplantablity and stability of DDR2 interface are validated in the design.

    参考文献
    相似文献
    引证文献
引用本文

王梦,蒋峰,谢浩澜. DDR2 SDRAM控制器接口的FPGA设计及实现计算机测量与控制[J].,2016,24(12):29.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2016-04-02
  • 最后修改日期:2016-07-22
  • 录用日期:2016-07-25
  • 在线发布日期: 2017-02-06
  • 出版日期:
文章二维码