一种硬件开销低的电路延时故障检测方法
DOI:
CSTR:
作者:
作者单位:

(1.太原工业学院 计算机工程系,太原 030008;2.山西大学 光电研究所,太原 030006)

作者简介:

刘 杰(1980-),男,山西武乡人,硕士,讲师,主要从事电路技术及图像处理方向的研究。 贾晓军(1979-),男,山西临汾人,博士,教授,博士生导师,主要从事电路检测与量子信息网络方向的研究。[FQ)]

通讯作者:

中图分类号:

TP331

基金项目:

国家自然科学基金面上项目(11322440,A040408)。


A Lower Hardware Overhead Method for Delay Fault Detection of Circuits
Author:
Affiliation:

(1.Dept. of Computer Engineering, Taiyuan Institute of Technology, Taiyuan 030008, China; (;2.Light and Electricity Institute, Shanxi University, Taiyuan 030006, China)

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    文章提出一种统一延时测试架构,通过重用在线延时故障检测设计资源实现离线延时检测;首先,提出了一种硬件开销较小的稳定性检测器,对每个关键组合输出的稳定性扰乱因子进行检测;然后通过在稳定性检测器中共享全局误差生成器,可生成各个稳定性检测器的全局误差信号,以表示是否存在延时故障;最后,在扫描链中集成了基于本地扫描的生成器,以支持基于扫描的离线延时检测;仿真实验结果表明,与以前技术相比,文章方法的硬件开销和设计复杂度更低。

    Abstract:

    This paper proposes a unified delay test architecture, in which the design resources for on-line delay fault detection can be reused to support off-line delay testing. Firstly, a stability checker, which has low hardware overhead, is presented to monitor the stability violation from each critical combinational output. Secondly, a global error generator, which is shared among stability checkers, can produce a global error signal from individual stability checkers to indicate whether a delay fault appears. Finally, a local scan enable generator is incorporated into the scan chain to support scan-based off-line delay testing. The simulation experimental results show that, Compared to the previous techniques, the proposed delay fault detection methods have much lower hardware overhead and design complexity.

    参考文献
    相似文献
    引证文献
引用本文

刘杰,贾晓军.一种硬件开销低的电路延时故障检测方法计算机测量与控制[J].,2014,22(6):1714-1717,1721.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2014-01-16
  • 最后修改日期:2014-03-26
  • 录用日期:
  • 在线发布日期: 2014-11-12
  • 出版日期:
文章二维码